![]() |
+ 低压差线性稳压器 |
+ 白光LED驱动 |
+ MOSFET |
+ 32位ARM核Cortex系列 |
+ CMOS逻辑电路 |
已知逻辑图写逻辑式 运用逻辑代数化简或变换 列逻辑状态表 分析逻辑功能 只当A,B,C全为“0”或全为“1”时,输出Y才为“1”,否则为“0”。故该电路称为“判一致电路”,可用于判断三个输入端的状态是否一致。 已知逻辑要求 列逻辑状态表 写逻辑式 运用逻辑代数化简或变换 或逻辑图 例:试设计一逻辑电路供三人(A,B,C)表决使用。每人有一电键,如果他赞成,就按电键,表示“1”;如果不赞成,不按电键,表示“0”。表决结果用指示灯来表示,如果多数赞成,则指示灯亮,Y=1;反之则不亮,Y=0。 逻辑电路按其逻辑功能和结构特点可分为组合逻辑电路和时序逻辑电路。单一的与门、或门、与非门、或非门、非门等逻辑门不足以完成复杂的数字系统设计要求。组合逻辑电路是采用两个或两个以上基本逻辑门来实现更实用、复杂的逻辑功能。 数字电路按逻辑功能和电路结构的不同特点,可分为组合逻辑电路和时序逻辑电路两大类。组合逻辑电路是根据给定的逻辑问题,设计出能实现逻辑功能的电路。用小规模集成电路实现组合逻辑电路,要求是使用的芯片最少,连线最少。一般设计步骤如下: 1、首先根据实际情况确定输入变量、输出变量的个数,列出逻辑线、根据真值表,一般采用卡诺图进行化简,得出逻辑表达式。 (1) 用集成电路74LS00和74LS20(74LS20管脚见图1所示),按图2连接电路(自己设计接线脚标),A、B接输入逻辑,F接输出逻辑显示,检查无误,然后开启电源。 (1)用74LS00和74LS20组成三路表决器,按图3连接电路(自己设计接线脚标),A,B,C接输入逻辑,F接输出逻辑显示,检查无误,然后开启电源。 设计一个四变量的多路表决器。当输入变量A、B、C、D有三个或三个以上为1时,输出F为1;否则输出F为0。 (3)AB 型血只可以输给AB 型血的人;(4)O 型血可以输给A、B、AB、O 型血的人。 提示:AB代表输血者血型;CD代表受血者血型。00为o型血,01为A型血;10为B型血,11为AB型血,F为1可相互输血,为0不可相互输血。先列出真值表画出卡诺图写出最简与非式,并画出逻辑电路图。 江南官方体育app 上一篇:如何报考智能芯片逻辑设计工程师? 下一篇:更大更亮:iPhone 16系列 |